hhyytt 发表于 2017-6-16 16:54 是自定义的信号,在两片FPGA之间传送,USB那边的FPGA会将I2S信号进行适合变压器传输的编码。散热器下的是主FPGA,负责信号处理和实时DSD1024转换。 |
hinomad 发表于 2017-6-16 16:05 只有USB且专为USB设计的解码 |
这个解码芯片是多少? |
阿华田 发表于 2017-6-16 19:32 其实核心模块早就设计好了。一直拖着没做。这块板就是esoteric G02,OCXO加双VCXO,你可以去找找G02的图. G01就是把那颗OCXO换成美国SRS的铷原子模块。我还想说以后有闲钱了,直接采购SRS的铷原子模块做一个HI-END界面出来玩。 |
master clock
woow 发表于 2017-6-16 22:48 FPGA加电阻,分立DSD1024 |
6个音频变压器,牛 |
这个升频转换dsd和PC的HQPlayer是一个原理吗? |
看起来很强,等待楼主作品横空出世 |
PCaudiophile 发表于 2017-6-16 23:21 SDM。不是R2R,ring dac的变种。每颗电阻FPGA独立控制,用随机算法将每颗电阻的误差分摊,达到更高的线性。 |
qqwqqw 发表于 2017-6-16 23:48 是的,并行运算力更强大,功耗只有百分之一。而且我觉得DSD1024,目前PC实时处理可能有些困难。 |
dsd1024。。。天,希望能尽快看到听感。 |
很期待 |
ultra2013 发表于 2017-6-16 22:34 USB2.0还是USB3.0? |
5aimoto 发表于 2017-6-17 15:26 USB2.0 |
联系我们|有害信息举报:010-60152166 邮箱:zx@jd-bbs.com|手机版|Archiver|黑名单|中国耳机爱好者俱乐部 ( 京ICP备09075138号 )
GMT+8, 2024-4-24 21:19 , Processed in 0.066174 second(s), 38 queries , Gzip On.